案例展示测试数据汇总本文带来的是基于瑞芯微RK3568J + 紫光同创Logos-2的ARM + FPGA多通道AD采集处理与显示案例。 rk356x_linux_release_v1.3.1_20221120)AMP SDK:rk356x_amp_sdk_release_v1.2.3_20230515硬件开发环境:创龙科技TL3568F-EVM评估板(瑞芯微RK3568J + 紫光同创Logos RK3568J + FPGA全国产平台介绍 创龙科技TL3568F-EVM是一款基于瑞芯微RK3568J/RK3568B2四核ARM Cortex-A55处理器 + 紫光同创Logos-2 PG2L50H 核心板内部RK3568J/RK3568B2与Logos-2通过PCIe 2.0、FSPI、I2C、GPIO连接,并通过工业级B2B连接器引出PCIe 2.1、SATA、GMAC、USB、HDMI、LVDS
本文主要介绍瑞芯微RK3568J+紫光同创Logos-2的B码对时案例,开发环境如下:Windows开发环境:Windows 7 64bit、Windows 10 64bitPango Design Suite 基于RK3568J+Logos-2的IRIG-B码对时方案本文主要介绍创龙科技TL3568F-EVM评估板(RK3568J+Logos-2)基于FPGA端(Logos-2)实现IRIG-B码信号解析功能 (1)案例说明评估板FPGA端(Logos-2)通过FPGA RS485串口获取卫星时钟同步装置输出的IRIG-B信号,并对IRIG-B信号进行解码,将其转化为时间信息,然后通过FPGA RS422
rk356x_amp_sdk_release_v1.2.3_20230515Pango Design Suite(PDS):PDS_2022.2-SP3硬件开发环境:创龙科技TL3568F-EVM评估板(瑞芯微RK3568J + 紫光同创Logos 创龙科技基于瑞芯微RK3568J/RK3568B2 + 紫光同创Logos-2 PG2L50H/PG2L100H FPGA,推出了SOM-TL3568F工业核心板和TL3568F-EVM评估板。
基于FSPI的ARM + FPGA通信实测数据分享 硬件方案一:创龙科技TL3568F-EVM评估板(RK3568J + Logos-2)。 TL3568F-EVM评估板简介: 创龙科技TL3568F-EVM是一款基于瑞芯微RK3568J/RK3568B2四核ARM Cortex-A55处理器 + 紫光同创Logos-2 PG2L50H/PG2L100H 如使用创龙科技TL3568F-EVM评估板(RK3568J + Logos-2)硬件平台进行测试,则无误码的通信速率将大幅提升。 如使用创龙科技TL3568F-EVM评估板(RK3568J + Logos-2)硬件平台进行测试,则无误码的通信速率将大幅提升。
:LinuxSDK-[版本号](基于rk356x_linux_release_v1.3.1_20221120)硬件平台:创龙科技TL3568F-EVM工业评估板(基于瑞芯微RK3568J + 紫光同创Logos 查看更多瑞芯微RK3568J + 紫光同创Logos-2相关的案例演示,各位工程师可以搜索创龙科技公众号或官网。
:LinuxSDK-[版本号](基于rk356x_linux_release_v1.3.1_20221120)硬件平台:创龙科技TL3568F-EVM工业评估板(基于瑞芯微RK3568J + 紫光同创Logos
今年3月,紫光同创推出Logos-2系列高性价比FPGA,采用28nm CMOS工艺,相较上一代40nm Logos系列FPGA性能提升50%,总功耗降低40%,可满足工业自动化、物联网、视频图像处理等应用需求